Schritt 15: Implementieren Sie Stromkreis 1 in Verilog HDL
Konstruieren und Logik Gleichung für Schaltung 1 nach der Wahrheitstabelle zu implementieren. Wir konstruieren die Logik-Gleichung in SOP Form zur Demonstration. In Schaltung 1, haben wir zwei Reihen (zweite und dritte Zeile) zeigt, dass eine "1" in der Ausgabe. Wir brauchen also ein oder-Gatter mit zwei Eingängen, die die Ausgabe zu generieren, und zwei 2-Eingang und-Gatter, die die Eingabe für das oder-Gatter zu bieten. Geben Sie in der zweiten Zeile SW0 zeigt eine "1" und Eingabe SW1 zeigt eine "0". Also SW0 ist verbunden mit dem Eingang des ersten und-Gatter und SW1 ist vor dem Anschluss an den zweiten Eingang des Tores und umgekehrt, wie in der ersten Produkt-Begriff in der Gleichung dargestellt. Geben Sie in der dritten Zeile SW0 zeigt eine "0" und Eingabe SW1 zeigt eine "1 ein". Also SW0 wird vor dem Anschluss an den Eingang des zweiten und-Gatter invertiert und SW1 ist direkt mit dem zweiten Eingang der und-Gatter verbunden, wie in der zweiten Produkt-Begriff in der Gleichung dargestellt. Die Ausgabe LD0 ist die Summe dieser beiden Begriffe.
In Verilog HDL wird diese Schaltung wie oben beschrieben implementiert.